出典: Athlon 『フリー百科事典 ウィキペディア日本語版(Wikipedia)』 最終更新 2019年4月10日 (水) 10:42 UTC、URL: https://ja.wikipedia.org/ Athlon(アスロン)は、AMDのx86アーキテクチャのマイクロプロセッサの名称である。Athlonは、K7と呼ばれる第7世代のプロセッサの1シリーズとして開始されたが、第8世代のK8、更にその後継のK10(K9は中止された)にAthlonの名称は引き継がれた。 [概要] 大きく分けると、以下の4つに分けられる。 ● 初期型のAthlon ● プリフェッチなど機能を拡張したAthlon XP ● XPをマルチプロセッサ対応にしたAthlon MP ● 派生製品の廉価版Duron。 ・・・ |
source of reference: AMD加速処理ユニットのリスト (The Free Encyclopedia WikipediA) last edited on 20 September 2019, at 11:04 UTC, URL: https://en.wikipedia.org/ Automatic translation これは、 AMD Accelerated Processing Unit製品シリーズのAdvanced Micro Devicesによって設計されたマイクロプロセッサのリストです。 ... [Desktop APUs] "Kabini"(2013,SoC) ● Fabrication 28 nm by GlobalFoundries ● Socket AM1, aka Socket FS1b (AM1 platform) ● 2 to 4 CPU Cores (Jaguar (microarchitecture)) ● MMX, SSE, SSE2, SSE3, SSSE3, SSE4a, SSE4.1, SSE4.2, AMD64, AVX, F16C, CLMUL, AES, MOVBE (Move Big-Endian instruction), XSAVE/XSAVEOPT, ABM, BMI1, AMD-V support ● SoC with integrated memory, PCIe, 2× USB 3.0, 6× USB 2.0, Gigabit Ethernet, and 2× SATA III (6 Gb/s) controllers ● GPU based on Graphics Core Next (GCN)... |
出典: 積和演算 『フリー百科事典 ウィキペディア日本語版(Wikipedia)』 最終更新 2019年5月12日 (日) 17:17 UTC、URL: https://ja.wikipedia.org/ 積和演算 (せきわえんざん) は、演算のひとつで、積の和を求める、つまり乗算の結果を順次加算する演算である。乗累算 (じょうるいざん) とも言う。MAD/MADD (multiply-add) もしくは MAC/MACC (multiply-accumulate) と呼ばれることもある。 ・・・ [融合積和演算] 積和の演算式において、途中の積算の演算結果を浮動小数点数の値としていったん丸めてしまうと、最終演算結果に大きな誤差が発生する。途中の積算を丸めず、積和演算を1命令で行なってしまうことで、最終演算結果の誤差を小さくするのが融合積和演算 (fused multiply-add, FMA/FMAD) である。FMAはIEEE 754規格の2008年改訂版 (IEEE 754-2008) で標準化されている。CPUでは、インテルx86系プロセッサの拡張命令であるIntel AVX2命令セット、ARMの拡張命令であるVFPv4やNEONv2で、このFMA命令が実装されている。CPUやDSPに限らず、GPU(NVIDIA製やAMD製やインテル製など)でもFMA命令がサポートされている。・・・ |
source of reference: List of AMD accelerated processing units (The Free Encyclopedia WikipediA) last edited 20 September 2019, at 11:04 UTC, URL: https://en.wikipedia.org/ This is a list of microprocessors designed by Advanced Micro Devices, under the AMD Accelerated Processing Unit product series... [Desktop APUs] "Kabini"(2013,SoC) ● Fabrication 28 nm by GlobalFoundries ● Socket AM1, aka Socket FS1b (AM1 platform) ● 2 to 4 CPU Cores (Jaguar (microarchitecture)) ● MMX, SSE, SSE2, SSE3, SSSE3, SSE4a, SSE4.1, SSE4.2, AMD64, AVX, F16C, CLMUL, AES, MOVBE (Move Big-Endian instruction), XSAVE/XSAVEOPT, ABM, BMI1, AMD-V support ● SoC with integrated memory, PCIe, 2× USB 3.0, 6× USB 2.0, Gigabit Ethernet, and 2× SATA III (6 Gb/s) controllers ● GPU based on Graphics Core Next (GCN)... |
source of reference: List of AMD accelerated processing units (The Free Encyclopedia WikipediA) last edited on 20 September 2019, at 11:04 UTC, URL: https://en.wikipedia.org/ This is a list of microprocessors designed by Advanced Micro Devices, under the AMD Accelerated Processing Unit product series... [Desktop APUs] "Kabini"(2013,SoC) ● Fabrication 28 nm by GlobalFoundries ● Socket AM1, aka Socket FS1b (AM1 platform) ● 2 to 4 CPU Cores (Jaguar (microarchitecture)) ● MMX, SSE, SSE2, SSE3, SSSE3, SSE4a, SSE4.1, SSE4.2, AMD64, AVX, F16C, CLMUL, AES, MOVBE (Move Big-Endian instruction), XSAVE/XSAVEOPT, ABM, BMI1, AMD-V support ● SoC with integrated memory, PCIe, 2× USB 3.0, 6× USB 2.0, Gigabit Ethernet, and 2× SATA III (6 Gb/s) controllers ● GPU based on Graphics Core Next (GCN)... |
出典: ストリーミングSIMD拡張命令 『フリー百科事典 ウィキペディア日本語版(Wikipedia)』 最終更新 2020年3月28日 (土) 18:11 UTC、URL: https://ja.wikipedia.org/ ストリーミングSIMD拡張命令(英: Streaming SIMD Extensions、略称:SSE)は、インテルが開発したCPUのSIMD拡張命令セット、およびその拡張版の総称である。 [概要] SSEは、x86アーキテクチャに8本の128ビットレジスタを新設し、浮動小数点演算のSIMD処理を実現したものである。AMDのK6-2に実装されたSIMD拡張命令3DNow!に対抗する形でPentium IIIから実装された。4個の32ビット単精度浮動小数点データを一本のレジスタに格納し、同一の命令を一括処理することが出来る。拡張命令であるため、その機能を使用するためにはSSEに対応したソースコードを作成し、プログラムをコンパイルする必要がある。 ・・・ [Intel AVX] MMX/SSE後継のSIMD拡張命令セットで、呼称がIntel Advanced Vector Extensionsとなった。Sandy Bridgeマイクロアーキテクチャで初めて搭載された。浮動小数点演算の演算幅がSSEの2倍の256ビットとなり、1命令で8つの単精度浮動小数点演算もしくは4つの倍精度浮動小数点演算を実行することができる。また、命令デコード性能向上のため、新しい命令フォーマット(VEXエンコーディング)が採用されている。3 or 4オペランドの非破壊型命令もサポートするため、レジスタ退避・復元処理の記述を省くことができる。この非破壊型の命令フォーマットに関しては従来の128ビット幅のSSE命令にも使うことができるため、AVXに対応したプロセッサでは新規に導入された256ビット命令を使わなくてもSIMD演算の性能が向上する可能性がある。 ・・・ [Intel AVX2] インテルはHaswellマイクロアーキテクチャから搭載。従来のSIMD整数演算命令が128ビットから256ビットに拡張されるのが主な変更点であるが、要素ごとに独立したシフト量を設定できるシフト命令、非連続なデータを並べ替えながらロードが可能なギャザー命令等の新たな命令も実装される。AMDはExcavatorアーキテクチャからAVX2を実装している。 |
出典: ストリーミングSIMD拡張命令 『フリー百科事典 ウィキペディア日本語版(Wikipedia)』 最終更新 2020年3月28日 (土) 18:11 UTC、URL: https://ja.wikipedia.org/ ストリーミングSIMD拡張命令(英: Streaming SIMD Extensions、略称:SSE)は、インテルが開発したCPUのSIMD拡張命令セット、およびその拡張版の総称である。 [概要] SSEは、x86アーキテクチャに8本の128ビットレジスタを新設し、浮動小数点演算のSIMD処理を実現したものである。AMDのK6-2に実装されたSIMD拡張命令3DNow!に対抗する形でPentium IIIから実装された。4個の32ビット単精度浮動小数点データを一本のレジスタに格納し、同一の命令を一括処理することが出来る。拡張命令であるため、その機能を使用するためにはSSEに対応したソースコードを作成し、プログラムをコンパイルする必要がある。 [Intel AVX2] インテルはHaswellマイクロアーキテクチャから搭載。従来のSIMD整数演算命令が128ビットから256ビットに拡張されるのが主な変更点であるが、要素ごとに独立したシフト量を設定できるシフト命令、非連続なデータを並べ替えながらロードが可能なギャザー命令等の新たな命令も実装される。AMDはExcavatorアーキテクチャからAVX2を実装している。 ・・・ |
同義語・類義語 | 関連語・その他 |
---|---|
AMD Athlon 5150 プロセッサー | 1.60GHz |
AMD Athlon 5150 | 28nm |
AMD Athlon 5150 1.60GHz Quad Core Processor | 3DNow! Professional |
AMD Athlon 5150 CPU | 4 Core |
AMD Athlon 5150 Processor | 64bit |
AMD CPU Athlon 5150 | AMD-V |
Athlon 5150 | AMD64 |
アスロン 5150 | AVX |
エー エム ディー アスロン 5150 | C'n'Q 3.0 |
エー エム ディー アスロン 5150 プロセッサー | Cool'n'Quiet 3.0 |
Jaguar Microarchitecture | |
Jaguarマイクロアーキテクチャ | |
Kabini | |
L2 2MB | |
Radeon R3 | |
Socket FS1b/AM1 | |
SSE4a | |
TDP 25W | |
カビーニ | |
ソケットFS1b/AM1 | |
HD 8400 | |
更新日:2023年11月12日 |
同義語・類義語 | 関連語・その他 |
---|---|
AMD Athlon 5350 プロセッサー | 2.05GHz |
AMD Athlon 5350 | 28nm |
AMD Athlon 5350 2.05GHz Quad Core Processor | 3DNow! Professional |
AMD Athlon 5350 CPU | 4 Core |
AMD Athlon 5350 Processor | 64bit |
AMD CPU Athlon 5350 | AMD Athlon 5300 Series Fs1b |
Athlon 5350 | AMD-V |
アスロン 5350 | AMD64 |
エー エム ディー アスロン 5350 | AVX |
エー エム ディー アスロン 5350 プロセッサー | C'n'Q 3.0 |
Cool'n'Quiet 3.0 | |
Jaguar Microarchitecture | |
Jaguarマイクロアーキテクチャ | |
Kabini | |
L2 2MB | |
Radeon R3 | |
Socket FS1b/AM1 | |
SSE4a | |
TDP 25W | |
カビーニ | |
ソケットFS1b/AM1 | |
HD 8400 | |
更新日:2023年11月12日 |
同義語・類義語 | 関連語・その他 |
---|---|
AVX | advanced |
éi ví: éks | ədvǽnst |
エイ ヴィー エックス | アェドゥヴァェンストゥ |
エ́イ ヴィ́ー エッ́クス | アェドゥヴァェ́ンストゥ |
エー ブイ エックス | アドバンスト |
エ́ー ブ́イ エッ́クス | アドバーンスト |
Advanced Vector Extensions | アドバ́ーンスド |
Advanced Vector eXtensions | [形容詞] |
ədvǽnst véktə iksténʃənz | 高度な |
アェドゥヴァェンストゥ ヴェクタゥー イェキステンシュンズ | こうどな |
アェドゥヴァェンストゥ・ヴェクタゥー・イェキステンシュンズ | 先進的な |
アェドゥヴァェ́ンストゥ・ヴェ́クタゥー・イェキステ́ンシュンズ | 上級の |
アドバーンスト ベクター エクステンションズ | 高機能の |
アドバーンスト・ベクター・エクステンションズ | こうきのうの |
アドバ́ーンスド・ベ́クター・エクステ́ンションズ | 高等の |
Intel Advanced Vector Extensions | ・ |
íntel ədvǽnst véktə iksténʃənz | vector |
インテルゥ アェドゥヴァェンストゥ ヴェクタゥー エクステンシュン | véktə |
インテルゥ・アェドゥヴァェンストゥ・ヴェクタゥー・エクステンシュン | ヴェクタゥー |
インテル アドバーンスト ベクター エクステンション | ヴェ́クタゥー |
インテル・アドバーンスト・ベクター・エクステンション | ベクター |
Intel AVX | ベ́クター |
・ | ベクトル |
[名詞] | |
方向 | |
進路 | |
方向と大きさ | |
方向量 | |
・ | |
【 以下関連語 】 | Extensions |
extended instruction | iksténʃənz |
MMX | エクテンションズ |
SSE | [名詞] |
拡張命令 | 伸長 |
AVX2 | 拡張 |
Intel AVX2 | |
拡張命令セット | |
命令セット | |
SIMD拡張命令セット | |
・ | |
更新日:2023年12月15日 |
同義語・類義語 | 関連語・その他 |
---|---|
AVX2 | MMX |
éi ví: éks túː | SSE |
エイ ヴィー エックス トゥー | AVX |
エ́イ ヴィ́ー エッ́クス トゥ́ー | ・ |
エー ブイ エックス ツー | FMA |
エ́ー ブ́イ エッ́クス ツ́ー | Fused Multiply Add |
Advanced Vector eXtensions 2 | fjuːzd mʌ́ltəplài ǽd |
ədvǽnst véktə iksténʃənz túː | フィユーズトゥ モァルゥトゥプラゥイ アェッドゥ |
アェドゥヴァェンストゥ ヴェクタゥー イェキステンシュンズ トゥー | フィユーズトゥ・モァルゥトゥプラゥイ・アェッドゥ |
アェドゥヴァェンストゥ・ヴェクタゥー・イェキステンシュンズ・トゥー | フィユーズトゥ・モァ́ルゥトゥプラゥ̀イ・アェッ́ドゥ |
アェドゥヴァェ́ンストゥ・ヴェ́クタゥー・イェキステ́ンシュンズ・トゥ́ー | フューズド マルチプライ アッド |
アドバーンスト ベクター エクステンションズ ツー | フューズド・マルチプライ・アッド |
アドバーンスト・ベクター・エクステンションズ・ツー | フューズド・マ́ルチプラ̀イ・アッ́ド |
アドバ́ーンスド・ベ́クター・エクステ́ンションズ・ツ́ー | 融合積和算 |
Intel AVX2 | 融合積和演算 |
íntel éi ví: éks túː | ・ |
インテルゥ エイ ヴィー エックス トゥー | Intel AVX2命令セット |
インテルゥ・エイ ヴィー エックス トゥー | 加算 |
イェ́ンテルゥ・エ́イ ヴィ́ー エッ́クス トゥ́ー | 乗算 |
インテル エー ブイ エックス ツー | ・ |
インテル・エー ブイ エックス ツー | advanced |
イ́ンテル・エー ブイ エックス ツー | ədvǽnst |
アェドゥヴァェンストゥ | |
アェドゥヴァェ́ンストゥ | |
アドバーンスト | |
アドバ́ーンスド | |
アドバンスト | |
[形容詞] | |
高度な | |
先進的な | |
上級の | |
高機能の | |
高等の | |
・ | |
Haswellマイクロアーキテクチャ | |
更新日:2023年12月15日 |